HW, SW Design

Xilinx HW, SW, LOGIC 설계

        Versal, MPSOC, ZYNQ HW 보드 디자인
        Versal, MPSOC, ZYNQ Petalinux BSP 개발 및 지원
        Vitis HLS를 이용한 IP 개발
        Xilinx FPGA IP 개발
        고속 카메라 및 디스플레이 용 영상 처리 IP 개발
        자사 보유 SW 처리, HW 설계 솔루션 판매
        Vitis를 이용한 하드웨어 가속 솔루션 디자인 서비스 
        이더넷을 통한 데이터 및  영상 전송 개발 서비스  
        커스텀 HW에  Vitis-AI적용을 위한 하드웨어 플랫폼 설계 서비스 

Xilinx Vivado, Zynq, Mpsoc, Petalinux ,HLS, Vitis-AI 교육

       5인 이상 모집시 출장 교육 가능

ATMEL, Cortex M0,M3,M4 시리즈 개발

      ST Micro, Infineon XMC, NXP, Freescale HW,SW 디자인 서비스

TI DSP 개발

      C64x, C54x,C24x, C28x Serize HW, SW 디자인 서비스

전력 전자 (전력 변환기 개발)

  •  PWM 인버터, 컨버터 
  • 유도가열기
  • 배터리 충전기
  • 진동 용착기  
  • 온라인 무정전 전원장치(UPS) HW 개발(5KW, 10KW)
  • 5, 10Kw UPS용 인버터, 컨버터, 충전기 제어 SW  및 메인 SW 개발 완료
  • TMS320F28388D 내장 이더넷을 이용한  Modbus TCP 스택 개발 완료
  • 전력 및 배터리 모니터링 다채널 DAQ 장비 개발
  • 100 Kw 500V 입력 1600V 출력 양방향 DAB 컨버터 개발

Zynq를 이용한 아날로그 및 비디오 데이터 처리 장치 개발

  이미지 센서 구동 로직 및 데이터 취득 
  아날로그 센서 및 데이터 수집 장치  HW 및 PC 전송 SW 개발 

  • Cortex A 시리즈 실시간 처리를 위한 Neon 및 SMP 처리 솔루션 개발 완료
  • Zynq, Mpsoc의 비트스트림 및 부팅 파일 보안 솔루션 개발 완료
  • Zynq , Mpsoc 보안 부팅 설정을 쉽게 양산하기 위한 솔루션 개발 완료
  • Zynq Bare-Metal용 USB Stack 개발 완료
  • Lwip Lib를 이용한 고속 네트워크 Stack 솔루션 개발 완료
  • 인공지능을 이용한  문자 인식용 영상 인식 시스템 개발 완료
  • ZYNQ를 이용한 1000 가지 이상의 입력 영상의 실시간 분류 및 인식 시스템 개발 완료  
  • 이지지 센서 구동 및 비디오 디코더 및 영상 전처리 및 저장 Zynq IP 및 HW, SW 개발 완료
  • 멀티 코아 프로세서에 코아별 이기종 OS를 적용한(Bare Metal 및 리눅스) 시스템 개발 완료
  • Color LCD 디스플레이 구동용 IP 개발 완료
  • 절연형 고속 ADC 데이터 저장용 FPGA IP 및 모니터링 SW 개발 완료
  • 민수용 FMCW 레이더 처리용 IP 및 SW 개발 완료
  • 스마트팜 관련 FW 개발 완료
  • 초음파 센서를 이용한  풍속 계측  개발 완료

MPSOC 를이용한 제품 개발

  • GMU, RFU, HOU용 MPSOC Linux BSP 개발 완료
  • 2~5 CG,EG, EV (C784 Package) 겸용 MPSOC SOM BOARD 개발(DDR4 64b,Clock generator)
  • MPSOC를 이용한 리클로져  하드웨어, 로직 및 리눅스 BSP 개발 완료
  • MPSOC를 이용한 24 채널-전력선 (8CT, 4PT) Power Quality Monitoring System(PQMS),Power Fault Recorder, 하드웨어, FPGA 로직(AFE,FFT), 리눅스 HW BSP 개발 , 베어메탈 BSP 개발
  • 리눅스 어플리케이션 및 베어메탈 어플리케이션간 메모리 공유 SW 개발

 

개인정보동의서 양식.hwp
0.14MB

2023년도 부터는 https://ittc.keti.re.kr/ 인터넷사이트에서  교육 훈련 접수를 받지 않습니다. 개인정보동의서를 champ@keti.re.kr에 먼저 보내시고 유선상으로 접수 하셔야 합니다.    TEL: 031-789-7631(KETI 교육 접수)

수강인원이 한정되어 있어 강의 몇 개월 전에 예약 하지 않으시면 강의 신청이 안되실 수 있습니다.

 

연번 교육과정명 인원
(1)
1 2 3 4 5 6 7 8 9 10 11 12
1 Xilinx ZYNQ 디바이스 설계(종료) 32
(16)
    13-15
20-22
                 
2 Xilinx Petalinux를
이용한 SoC 설계(종료)
32
(16)
  21-24
27~3.3
                   
3 Xilinx MP-SoC를 이용한
임베디드 시스템 설계
32
(16)
      18-20         5-7      
4 C언어 기반의 Vitis HLS 이용한 로직설계 기초 32
(16)
    28-30             10-12    
5 임베디드 시스템을 위한 경량 인공지능 알고리즘 및 프로세서 이해(Vitis-Ai과정) 32
(16)
             25-26     25-26    

https://ittc.keti.re.kr/edu/ingDtl.asp?idx=584&page=1&scate1=&scate2=&SFIELD=&GTXT=&bsdate=&bedate=&bestate=

 

교육훈련신청

교육내용...

ittc.keti.re.kr

https://ittc.keti.re.kr/edu/ingDtl.asp?idx=586&page=1&scate1=&scate2=&SFIELD=&GTXT=&bsdate=&bedate=&bestate=

 

교육훈련신청

교육내용 ○ ZYNQ CPU 및 주변장치 분석  - Cortex A9 프로세서 소개  - PS 주변장치 소개  - MIO 설정 방법 소개  - DDR 메모리 설정 방법 소개○ Vivado 사용법 소개○ FW 개발을 위한 VI

ittc.keti.re.kr

https://ittc.keti.re.kr/edu/ingDtl.asp?idx=588&page=1&scate1=&scate2=&SFIELD=&GTXT=&bsdate=&bedate=&bestate=

 

교육훈련신청

교육내용 ○ Vivado HLS 사용법 소개 - C언어 함수의 FSM 변환 및 로직 합성 과정 소개 - C언어를 이용한 테스트벤치 코딩 방법 소개 ○ Vivado Tool에서 사용자 IP 추가 방법 설명○ Viva

ittc.keti.re.kr

https://ittc.keti.re.kr/edu/ingDtl.asp?idx=595&page=1&scate1=&scate2=&SFIELD=&GTXT=&bsdate=&bedate=&bestate=

 

교육훈련신청

교육내용 ○ CPU 및 주변 장치 분석하기  - Mp-SOC 내부 프로세서 아키텍처 소개   · Application Processing Unit   · Real-Time Processing Unit   · Platform Management Unit○ FW개발을 위한 Vivado 및 

ittc.keti.re.kr

 

https://ittc.keti.re.kr/edu/ingDtl.asp?idx=599&page=2&scate1=&scate2=&SFIELD=&GTXT=&bsdate=&bedate=&bestate=

 

교육훈련신청

교육훈련목표 인공지능 처리과정을 이해하고, PC에서 수집된 데이터를 이용하여 직접 인공지능을 학습 시켜 학습모델을 완성하고, 학습모델은 검증데이터를 이용하여 검증 후, 임베디드 딥러닝

ittc.keti.re.kr

 

 

현지 우분투는 공식적으로는 디스플레이 포트는 DP포트만 지원하고 있습니다.

HDMI 포트와 커스텀 커널을 이용하여  우분투20.04, 22.04 를 인스톨 해 봤습니다.

보드 :zcu 104 

커널 버젼: 5.10.0 

출력 포트 :HDMI 

Ubuntu 20.04

보드 :zcu 104

커널 버젼: 5.10.0 (공식 버젼은 5.15.1011-xilinx입니다)

출력 포트 :HDMI 

SNAP 기능 활성화

Ubuntu 22.04

 

'Xilinx 개발' 카테고리의 다른 글

Linux와 Bare-Metal Application Share Memory  (0) 2024.12.11

UPS 개발 사양 :

Main CPU: TMS320F28338D 

입력 전압: 단상 165~265 Volt
입력 주파수 범위: 40~75Hz

입력 역율 : 0.98 이상

입력 전류 THD: 5% 이하

최대 부하: 150% 

비선형 최대 부하 : 100%

USB Log 저장 및 Modu Bus Protocal 내장

 

 

소음을 줄이기 위해서는 워런티씰을 제거해야 합니다. 나중에 고장이 나더라고 AS가 안되니 신중히 생각하시고

결정하시기 바랍니다. 제거할 경우 본인이 책임져야 합니다.

작업이 힘들정도의 VCK 5000기본 쿨러 소음이 있습니다. 조용한 PC를 원한다면 쿨러 제거 하시고 사용하셔도 됩니다.

 

 

교육훈련 신청

https://ittc.keti.re.kr/edu/ing.asp

연번 교육 과정 명 1 2 3 4 5 6 7 8 9 10 11 12
1 Vivado툴을 활용한 FPGA 설계     1
16-18
        2
16-18
        2
2 Xilinx ZYNQ 디바이스 설계     1
2-4
      2
5-7
          2
3 Xilinx Petalinux를 이용한
SoC 설계
        1
10-13
2
7-10
            2
4 Xilinx MP-SoC를 이용한 임베디드 시스템 설계       1
26-28
        2
5-7
      2
5 C언어 기반의 Vivado HLS를 이용한 로직설계 기초     1
30-31
1
1
          2
4-6
    2
1 2 5 2 2 5 4 4 3 2 0 0 30

+ Recent posts